P6-10 4 Bit Register (BLOCKING)區塊指定 適用於DE2-70
assign RESET = KEY[0];
assign Din1 = SW[0];
assign Din2 = SW[1];
assign CLK1 = KEY[1]; //Enable
4bit 都是0 或1 1個CLOCK 出現時 同時0或1
Qout[0] = Din;
Qout[1] = Qout[0];
Qout[2] = Qout[1];
Qout[3] = Qout[2];
//自動執行 Clock 50MHZ trig Event
//手動執行 KEY[1] trig Event
//--------------------------------------------------
//4-bit register for Blocking Procedural Assignment
//Filename : reg_bpa.v
//--------------------------------------------------
module reg4_Block(LEDG, LEDR, CLOCK_50, KEY , SW);
output [7:0] LEDG;
output [17:0] LEDR;
input CLOCK_50 ;
input [3:0] KEY;
input [17:0] SW;
wire RESET , Din1, Din2 ;
reg [3:0 ] Qout;
reg [3:0 ] Q1out;
reg [3:0] key_delay0;
reg [3:0] key_delay1;
reg [27:0] Counter_inc ;
assign RESET = KEY[0];
assign Din1 = SW[0];
assign Din2 = SW[1];
assign CLK1 = KEY[1];
assign LEDR[3:0] = Qout;
assign LEDG[3:0] = Q1out;
always @ (posedge CLOCK_50 )
begin
//Positive edge CLK and asynchronous RESET
if (!RESET)
Qout = 4'b0000;
else if (!key_delay0[3] && key_delay0[2]) //KEY[0] = Counter_inc[27]
begin
Qout[0] = Din2;
Qout[1] = Qout[0];
Qout[2] = Qout[1];
Qout[3] = Qout[2];
end
key_delay0 <= { key_delay0[2:0],Counter_inc[27]}; //delay for KEY[0]
Counter_inc = Counter_inc + 28'b1;
end
//============================================================
always @ (posedge CLOCK_50 )
begin
//Negitive edge CLK1 and asynchronous RESET
if (!RESET)
Q1out = 4'b0000;
else if (!key_delay1[3] && key_delay1[2]) //KEY[1]
begin
Q1out[0] = Din1;
Q1out[1] = Q1out[0];
Q1out[2] = Q1out[1];
Q1out[3] = Q1out[2];
end
key_delay1 <= { key_delay1[2:0],CLK1}; //delay for KEY[1]
end
endmodule
/*
//--------------------------------------------------
//4-bit register for Blocking Procedural Assignment
//Filename : reg_bpa.v
//--------------------------------------------------
module reg4_bpa(Qout, CLK, RESET, Din);
output [3:0] Qout;
input CLK, RESET;
input Din;
reg [3:0] Qout;
always @ (posedge CLK or posedge RESET)
//Positive edge CLK and asynchronous RESET
if (RESET)
Qout = 4'b0000;
else
begin
Qout[0] = Din;
Qout[1] = Qout[0];
Qout[2] = Qout[1];
Qout[3] = Qout[2];
end
endmodule
*/
訂閱:
張貼留言 (Atom)
Messaging API作為替代方案
LINE超好用功能要沒了!LINE Notify明年3月底終止服務,有什麼替代方案? LINE Notify將於2025年3月31日結束服務,官方建議改用Messaging API作為替代方案。 //CHANNEL_ACCESS_TOKEN = 'Messaging ...
-
python pip 不是内部或外部命令 -- 解決方法 要安裝 Pyqt5 1. 首先,開啟命令提示字元。 2. 輸入 pip3 install pyqt5 好像不能執行 ! ! 錯誤顯示 : ‘ pip3 ’ 不是內部或外部命令、可執行的程式或批...
-
課程講義 下載 11/20 1) PPT 下載 + 程式下載 http://www.mediafire.com/file/cru4py7e8pptfda/106%E5%8B%A4%E7%9B%8A2-1.rar 11/27 2) PPT 下載...
-
• 認 識 PreFix、InFix、PostFix PreFix(前序式):* + 1 2 + 3 4 InFix(中序式): (1+2)*(3+4) PostFix(後序式):1 2 + 3 4 + * 後 序式的運算 例如: 運算時由 後序式的...
沒有留言:
張貼留言