2020年2月6日 星期四

數位IC設計入門-Verilog Sequential logic UP Counter 上數計數器MOD10 Behavioral Modeling (& Test Bench)

數位IC設計入門-Verilog 
Sequential  logic   UP Counter 上數計數器MOD10 Behavioral Modeling (& Test Bench)



//數位IC設計入門-Verilog 
//Sequential  logic   UP Counter 上數計數器MOD10 Behavioral Modeling (& Test Bench)
//File Name:Up_Counter.v
module MOD10 (clock, reset, out);
input clock, reset;
output [3:0] out;
reg [3:0] out;

always @(posedge clock)
begin
      if (reset)
      begin
            out = 4'd0;
      end

      else if (out == 4'd9)
      begin
            out = 4'd0;
      end

      else
      begin
            out = out + 1'd1;
      end
end

endmodule

// 時間單位 100ns, 時間精確度100 ps
`timescale 100ns/100ps    
module Test_bench;
 //module MOD10 (clock, reset, out);
 //input clock, reset;
 //output [3:0] out;

// Inputs
 reg clock=0, reset=1;

// Outputs
wire [3:0]out;


// Instantiate the Unit Under Test (UUT)
// MOD10 (clock, reset, out);

MOD10 UUT (clock, reset, out); 

initial begin
  $monitor(clock, reset, out);
  // Initialize Inputs
  #5 reset=0;

end

always #10 clock = ~clock;  

initial
begin
  #250;   // 模擬終止時間  250 ns
  $stop;
end



endmodule


沒有留言:

張貼留言

2024_09 作業3 以Node-Red 為主

 2024_09 作業3  (以Node-Red 為主  Arduino 可能需要配合修改 ) Arduino 可能需要修改的部分 1)mqtt broker  2) 主題Topic (發行 接收) 3) WIFI ssid , password const char br...