2021年4月26日 星期一

HBLbits_Verilog Basic_Exams/m2014 q4k

 HBLbits_Verilog Basic_Exams/m2014 q4k

Implement the following circuit:

Exams m2014q4k.png


module top_module (
    input clk,
    input resetn,   // synchronous reset
    input in,
    output out);
    
    reg [3:0] Q;
    assign out = Q[0];
    
    always@(posedge clk) begin
        if (~resetn)
            Q <= 4'd0;
else
            Q <= {in,Q[3:1]};
    end
endmodule


沒有留言:

張貼留言

2024_09 作業3 以Node-Red 為主

 2024_09 作業3  (以Node-Red 為主  Arduino 可能需要配合修改 ) Arduino 可能需要修改的部分 1)mqtt broker  2) 主題Topic (發行 接收) 3) WIFI ssid , password const char br...