2020年4月21日 星期二

Dataflow level Full Subtractor in Verilog

Dataflow level Full Subtractor in Verilog




//=============================================
// Dataflow level Full Subtractor in Verilog
//=============================================
`timescale 10ns/10ps 
module Full_subtractor(A,B,Bin,D,Bout);
input A,B,Bin;
output D,Bout;

assign D= A^B^Bin;
assign Bout=(~A&B) | (~A&Bin) | (B&Bin);

endmodule



// 時間單位 1ns, 時間精確度10 ps
`timescale 10ns/10ps 
module TB;
/*
module Full_subtractor(A,B,Bin,D,Bout);
input A,B,Bin;
output D,Bout;
*/
reg A,B,Bin= 1'b0;   //  暫存器資料初值為‘0’

wire D,Bout;

integer i;

Full_subtractor UUT(A,B,Bin,D,Bout);

initial begin
    for (i=0; i<9; i=i+1) begin
         {A,B,Bin} = i;
         #20;
    end
    #20
     $stop;
end

endmodule


沒有留言:

張貼留言

2024_09 作業3 以Node-Red 為主

 2024_09 作業3  (以Node-Red 為主  Arduino 可能需要配合修改 ) Arduino 可能需要修改的部分 1)mqtt broker  2) 主題Topic (發行 接收) 3) WIFI ssid , password const char br...