2021年5月11日 星期二

HBLbits_Verilog Basic_Tb/clock

 HBLbits_Verilog Basic_Tb/clock

You are provided a module with the following declaration:

module dut ( input clk ) ;

Write a testbench that creates one instance of module dut (with any instance name), and create a clock signal to drive the module's clk input. The clock has a period of 10 ps. The clock should be initialized to zero with its first transition being 0 to 1.


`timescale 1ps / 1ps

module top_module ( );
    reg clk;
    
    dut u_dut(
        .clk(clk)
    );
    
    initial begin
            clk = 1'b0;
        end
    
        always begin
            #5
            clk = ~clk;
        end
endmodule

沒有留言:

張貼留言

2024_09 作業3 以Node-Red 為主

 2024_09 作業3  (以Node-Red 為主  Arduino 可能需要配合修改 ) Arduino 可能需要修改的部分 1)mqtt broker  2) 主題Topic (發行 接收) 3) WIFI ssid , password const char br...