2021年3月26日 星期五

DE2-115 開發 以 XOR gate 7486 為例(Verilog gate level & data flow modeling )

 DE2-115 開發 以 XOR gate 7486 為例(Verilog  gate level  &  data flow modeling )



//7432 OR Gate

module gate_7486_XOR(SW,LEDR );

input [17:0] SW;

output [17:0] LEDR;

xor_gate(SW[17:0],LEDR[17:0]);

endmodule


//======================

//-- or_gate.v

//-- Component has an input (Din) and an output (Dout)

module xor_gate( Din, Dout );

    input [17:0]Din;

    output [17:0]Dout;

    //-- Both the input and the output are "wires"

   wire [17:0]Din;

   wire [17:0]Dout;

    //gate-level modeling  

   xor(Dout[0], Din[0], Din[1]);

   xor (Dout[2], Din[2], Din[3]);

   // Data flow modeling

    assign Dout[4]= (Din[4] ^ Din[5]);

    assign Dout[6]= (Din[6] ^ Din[7]);

    assign Dout[8]= (Din[8] ^ Din[9]);

    assign Dout[10]= (Din[10] ^ Din[11]); 

    assign Dout[12]= (Din[12] ^ Din[13]); 

    assign Dout[14]= (Din[14] ^ Din[15]); 

    assign Dout[16]= (Din[16] | Din[17]); 

   //behavioral modeling

endmodule


沒有留言:

張貼留言

2024_09 作業3 以Node-Red 為主

 2024_09 作業3  (以Node-Red 為主  Arduino 可能需要配合修改 ) Arduino 可能需要修改的部分 1)mqtt broker  2) 主題Topic (發行 接收) 3) WIFI ssid , password const char br...